用74LS138实现逻辑函数F=非a非c a非bc
来源:学生作业帮助网 编辑:作业帮 时间:2024/10/04 06:12:25
首先得弄清楚全加器的原理,你这里说的应该是设计1位的全加器.全加器有3个输入端:a,b,ci;有2个输出端:s,co.与3-8译码器比较,3-8译码器有3个数据输入端:A,B,C;3个使能端;8个输出
用公式法化简逻辑函数F=AB+ABC'+ABDF=AB+ABC'+ABD=AB(1+C’+D)=AB(∵1+任何变量=1)
f=ab(be+b)=abbe+abb=abe+ab=ab(e+1)=1
F=A'BC+B'C+AC'+A=A'BC+(A+A')B'C+A(B+B')C'+A(B+B')(C+C')=A'BC+AB'C+A'B'C+ABC'+AB'C'+ABCABC为数据选择位.以上计算
成电路.其基本功能是完成对多路数据的选择与分配、在公共传输线上实现多路数据的分时传送.此外,还可完成数据的并-串转换、序列信号产生等多种逻辑功能以及实现各种逻辑函数功能.因而,属于通用中规模集成电路.
如图所示..,当输入为A'B'C'=0时,只有Y0输出端为0,其余均为1,那么Z1输出为1,Z2输出为0,所以Z3输出为1;当输入为A'B'C=1时,只有Y1输
核心是一片74LS138:其8个输出端,分别连接一个LED,串联1K的电阻,连接到+5V;其3个输入端,分别连接一个开关,用来输入0、1电平;其3个使能端,分别连接到1、0、0电平.连接好了之后,上电
见以下链接:是一张图片,下载(点击页面中间的“点击此处下载”)后即可看到,54KB.花了一个多小时.
下面 A非 我就写成 A- 咯~(A2 A1 A0 分别是A B C )Si = 
把每个式子表示成最小项相加,输入端就是这些最小项,输出端就是将这些最小项进行与非运算
74ls138构造函数将所需最小项端引出来还要用一个与非门,其他的不需要悬空,而74ls151只需将对应为1的接1,对应为0的接0,便可将输出直接引出.
把38译码器的输出Y7和Y5通过或门输出就是Y1.同理,可以把第二个化简为最小项,再通过38译码器输出与或非就是输出!
71LS138有三个附加的控制端、和.当、时,输出为高电平(S=1),译码器处于工作状态.否则,译码器被禁止,所有的输出端被封锁在高电平,如表3.3.5所示.这三个控制端也叫做“片选”输入端,利用片选
Y=D0A2'A1'A0'+D1A2'A1'A0+D2A2'A1A0'+D3A2'A1A0+D4A2A1‘A0'+D5A2A1'A0+D6A2A1A0'+D7A2A1A0数字都是小字标注.在字母右下角
连线自己连把,不知道对不对,你验证一下,学的都忘得差不多了
A2接A,A1接B,A0接C,S1接高电平,S2,S3接地,译码器输出如下右图然后根据把逻辑函数∑m(1,3,4,5,6)中Y1,Y3,Y4,Y5,Y6引脚用与非门相接Y0,Y2,Y7用非门,然后这2
与非门悬空端最好接高电平.
F = ABCA'BCAB'C = 0中间应该是或逻辑吧?F=ABC+A'BC+AB'C =111+110
首先得弄清楚全加器的原理,你这里说的应该是设计1位的全加器.全加器有3个输入端:a,b,ci;有2个输出端:s,co.与3-8译码器比较,3-8译码器有3个数据输入端:A,B,C;3个使能端;8个输出
y=(A'+B)(A+B')[C+(BC)']=(A'B'+AB)(C+(BC)')=A'B'C+A'B'(BC)'+ABC+AB(BC)'=A'B'C+A'B'(B'+C')+ABC+AB(B'+C